본문 바로가기 메뉴 바로가기

전자형

프로필사진
  • 글쓰기
  • 관리
  • 태그
  • 방명록
  • RSS

전자형

검색하기 폼
  • 분류 전체보기 (127)
    • 전자공학 (42)
      • 논리회로 (6)
      • 회로이론 (3)
      • 전자회로 (2)
      • 반도체 (25)
      • 반도체공정 (5)
      • 통신 (0)
      • 컴퓨터구조 (1)
    • 소프트웨어 (17)
      • 자료구조 (0)
      • 알고리즘 (0)
      • BOJ (4)
      • SWEA (0)
      • 파이썬 (13)
    • About 전자 (2)
      • 진로 (1)
      • 기업관련 (1)
    • 취업 (10)
      • 서류전형 (0)
      • 인적성검사 (10)
      • 면접 (0)
    • 정보 (2)
    • 생활정보 (33)
  • 방명록

T플립플롭 (1)
7강. 순서논리회로 - 래치와 플립플롭(2)

오늘의 포스팅주제는 순서논리회로에서 또다른 기억소자인 플립플롭에 대해서 포스팅하겠습니다. 6강에서 다뤘던 래치는 입력에 게이트를 추가하여 Enable신호가 들어오면 입력이 출력으로 나올 수 있습니다. 래치는 Enable신호가 1이 되는 시간동안 입력을 출력으로 내보낼 수 있습니다. 하지만 플립플롭은 래치와 다르게 특정 한 순간에만 입력을 받을 수 있는데요, 이 부분에 대해서 이야기하기 위해서 먼저 Enable신호를 앞으로 Clock(클럭)신호라고 부르겠습니다. 플립플롭에 대해 시작하기전, Clock신호에 대해서 알아보겠습니다. Clock신호는 Level과 Edge 두가지로 나눌 수 있습니다. 래치의 경우 Level Trigger 소자이며, Clock 신호가 특정 레벨에 머물러있을때 입력이 출력으로 나갈 ..

전자공학/논리회로 2019. 6. 9. 14:37
이전 1 다음
이전 다음
공지사항

Blog is powered by Tistory / Designed by Tistory

티스토리툴바